top of page

Elektronik İçin Dijital Endüstri Çözümleri

Siemens Banner.jpg

Türkiye

  • LinkedIn
  • Youtube
  • E-mail

FPGA/ASIC Tasarım, Doğrulama ve Sentezleme

Başarısı kanıtlanmış zengin ürün portföyü, hem ASIC hem de FPGA akışları için tasarım girişi, doğrulama, sentez, yer ve rota, fiziksel doğrulama ve onay dahil olmak üzere ön uç ve arka uç tasarım akışlarınızdan yararlanır.

Akışlardaki bazı aşamalarda (doğrulama, test etme, özel IC araçları vb.), kullanıcı kendi ihtiyaçlarına daha uygun çözümleri seçme özgürlüğüne sahiptir.

  • HDL Designer, bireysel mühendislerin ve ekiplerin (yerel veya uzak) üretkenliğini artıran ve tekrarlanabilir ve öngörülebilir bir tasarım süreci sağlayan güçlü bir HDL tasarım ortamı sunmak için derin analiz yeteneklerini, gelişmiş oluşturma düzenleyicilerini ve eksiksiz proje ve akış yönetimini birleştirir.

  • Tasarım gereksinimlerinin karşılanıp karşılanmadığını belirlemek, bunları spesifikasyondan RTL açıklamasına ve doğrulama sonuçlarına kadar takip edebileceğiniz anlamına gelir; bu, gereksinime dayalı tasarım akışı için en iyi uygulamadır. ReqTracer, gereksinimlere dayalı bir proje geliştirme sürecini kolayca uygulamanıza ve izlemenize olanak tanır.

  • Geniş dökümhane desteği ile simülasyon ve fiziksel doğrulamayı yakalamak, uygulamak ve yönlendirmek için eksiksiz bir özel IC tasarım ortamı.

  • Günümüzün MEMS tasarım dünyasında entegrasyon her zamankinden daha önemli. Yüksek verimliliğe sahip, yüksek üretkenliğe sahip bir pazarda rekabet edebilmek için, ticari olarak başarılı projelerin tasarım döngülerini hızlandırma yeteneğini kanıtlamış bir araç setine ihtiyacınız var. Tanner MEMS tasarım akışı, yalnızca MEMS cihazlarının analog/karma sinyal işleme devresi ile entegrasyonunu kolaylaştırmakla kalmaz, aynı zamanda MEMS cihazlarının üretilebilirliğini geliştirmek için ihtiyaç duyduğunuz araçları da sağlar.

  • Questa Verification IP (QVIP), tüm protokollerde kullanımı kolay UVM mimarisi ile herhangi bir simülatördeki tüm doğrulama ortamlarına sorunsuz bir şekilde entegre olur ve blok seviyesi, alt sistem ve SoC tasarımlarının doğrulanmasını sağlar.

  • Questa Doğrulama IP Bellek Modelleri Portföyü, üretkenliği artırmak ve doğrulama oturumunu hızlandırmak için çok çeşitli kullanıma hazır DRAM ve Flash bellek protokolleri ve bellek modelleri içerir.

  • Oasys-RTL, daha yüksek bir soyutlama düzeyinde optimizasyon ve entegre kat planlama ve yerleştirme yeteneklerini kullanarak daha yüksek kapasite, daha hızlı çalışma süreleri, iyileştirilmiş QoR ve fiziksel farkındalık ihtiyacını karşılar.

  • Gelişmiş süreç düğümlerinde tasarım, artan karmaşıklığı yönetmek için yeni bir yer ve rota paradigması gerektirir. Aprisa, modern SoC için detay-rota merkezli bir fiziksel tasarım platformudur.

  • PowerPro, RTL tasarımcılarına "düşük güç için tasarım" için en kapsamlı özellikler kümesini sunar. Hem RTL hem de Gate düzeyinde tasarımlar için güç tahmini, RTL geliştirme sırasında güç sorunlarını hızla bulmak için erken güç kontrolleri ve tasarımı güç için optimize etmek için saat ve bellek geçişi sunar.